FreeRTOS port on GAP8/RISC-V
|
#define UDMA_CORE_LIN_ADDRGEN_CFG_BYTES_LEFT_BYTES_LEFT_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_BYTES_LEFT_BYTES_LEFT_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_BYTES_LEFT_BYTES_LEFT_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_BYTES_LEFT_BYTES_LEFT_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_CONT_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_CONT_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_CONT_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_CONT_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_EN_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_EN_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_EN_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_EN_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_STOP_BIT |
Referenced by hal_udma_i2c_channel_stop(), and hal_udma_i2c_slave_channel_stop().
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_STOP_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_STOP_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CTRL_STOP_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CURR_ADDR_CURR_ADDR_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CURR_ADDR_CURR_ADDR_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CURR_ADDR_CURR_ADDR_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_CURR_ADDR_CURR_ADDR_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF0_SA_ADDR0_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF0_SA_ADDR0_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF0_SA_ADDR0_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF0_SA_ADDR0_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF1_SA_ADDR1_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF1_SA_ADDR1_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF1_SA_ADDR1_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SA_BUF1_SA_ADDR1_WIDTH |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SIZE_SIZE_BIT |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SIZE_SIZE_MASK |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SIZE_SIZE_RESET |
#define UDMA_CORE_LIN_ADDRGEN_CFG_SIZE_SIZE_WIDTH |