FreeRTOS port on GAP8/RISC-V
|
Macros | |
#define | UDMA_ASRC_CTRL_CFG_0_OFFSET |
#define | UDMA_ASRC_CTRL_CFG_1_OFFSET |
#define | UDMA_ASRC_LANE_IDIN_0_OFFSET |
#define | UDMA_ASRC_LANE_IDOUT_0_OFFSET |
#define | UDMA_ASRC_LANE_CFG_0_OFFSET |
#define | UDMA_ASRC_LANE_IDIN_1_OFFSET |
#define | UDMA_ASRC_LANE_IDOUT_1_OFFSET |
#define | UDMA_ASRC_LANE_CFG_1_OFFSET |
#define | UDMA_ASRC_LANE_IDIN_2_OFFSET |
#define | UDMA_ASRC_LANE_IDOUT_2_OFFSET |
#define | UDMA_ASRC_LANE_CFG_2_OFFSET |
#define | UDMA_ASRC_LANE_IDIN_3_OFFSET |
#define | UDMA_ASRC_LANE_IDOUT_3_OFFSET |
#define | UDMA_ASRC_LANE_CFG_3_OFFSET |
#define | UDMA_ASRC_MEM2MEM_ID_OFFSET |
#define | UDMA_ASRC_MEM2MEM_RATIO_OFFSET |
#define | UDMA_ASRC_MEM2MEM_CFG_OFFSET |
#define | UDMA_ASRC_STATUS_OFFSET |
#define UDMA_ASRC_CTRL_CFG_0_OFFSET |
Referenced by udma_asrc_ctrl_cfg_0_clk_en_get(), udma_asrc_ctrl_cfg_0_clk_en_gets(), udma_asrc_ctrl_cfg_0_clk_en_set(), udma_asrc_ctrl_cfg_0_fs_in_get(), udma_asrc_ctrl_cfg_0_fs_in_gets(), udma_asrc_ctrl_cfg_0_fs_in_set(), udma_asrc_ctrl_cfg_0_fs_out_get(), udma_asrc_ctrl_cfg_0_fs_out_gets(), udma_asrc_ctrl_cfg_0_fs_out_set(), udma_asrc_ctrl_cfg_0_get(), udma_asrc_ctrl_cfg_0_lock_wnd_get(), udma_asrc_ctrl_cfg_0_lock_wnd_gets(), udma_asrc_ctrl_cfg_0_lock_wnd_set(), udma_asrc_ctrl_cfg_0_rstn_get(), udma_asrc_ctrl_cfg_0_rstn_gets(), udma_asrc_ctrl_cfg_0_rstn_set(), udma_asrc_ctrl_cfg_0_set(), udma_asrc_ctrl_cfg_get(), and udma_asrc_ctrl_cfg_set().
#define UDMA_ASRC_CTRL_CFG_1_OFFSET |
Referenced by udma_asrc_ctrl_cfg_1_clk_en_get(), udma_asrc_ctrl_cfg_1_clk_en_gets(), udma_asrc_ctrl_cfg_1_clk_en_set(), udma_asrc_ctrl_cfg_1_fs_in_get(), udma_asrc_ctrl_cfg_1_fs_in_gets(), udma_asrc_ctrl_cfg_1_fs_in_set(), udma_asrc_ctrl_cfg_1_fs_out_get(), udma_asrc_ctrl_cfg_1_fs_out_gets(), udma_asrc_ctrl_cfg_1_fs_out_set(), udma_asrc_ctrl_cfg_1_get(), udma_asrc_ctrl_cfg_1_lock_wnd_get(), udma_asrc_ctrl_cfg_1_lock_wnd_gets(), udma_asrc_ctrl_cfg_1_lock_wnd_set(), udma_asrc_ctrl_cfg_1_rstn_get(), udma_asrc_ctrl_cfg_1_rstn_gets(), udma_asrc_ctrl_cfg_1_rstn_set(), and udma_asrc_ctrl_cfg_1_set().
#define UDMA_ASRC_LANE_CFG_0_OFFSET |
Referenced by udma_asrc_lane_cfg_0_ch_en_get(), udma_asrc_lane_cfg_0_ch_en_gets(), udma_asrc_lane_cfg_0_ch_en_set(), udma_asrc_lane_cfg_0_clk_en_get(), udma_asrc_lane_cfg_0_clk_en_gets(), udma_asrc_lane_cfg_0_clk_en_set(), udma_asrc_lane_cfg_0_ctrl_mux_get(), udma_asrc_lane_cfg_0_ctrl_mux_gets(), udma_asrc_lane_cfg_0_ctrl_mux_set(), udma_asrc_lane_cfg_0_drop_on_wait_get(), udma_asrc_lane_cfg_0_drop_on_wait_gets(), udma_asrc_lane_cfg_0_drop_on_wait_set(), udma_asrc_lane_cfg_0_get(), udma_asrc_lane_cfg_0_rstn_get(), udma_asrc_lane_cfg_0_rstn_gets(), udma_asrc_lane_cfg_0_rstn_set(), udma_asrc_lane_cfg_0_set(), udma_asrc_lane_cfg_0_use_stream_in_get(), udma_asrc_lane_cfg_0_use_stream_in_gets(), udma_asrc_lane_cfg_0_use_stream_in_set(), udma_asrc_lane_cfg_0_use_stream_out_get(), udma_asrc_lane_cfg_0_use_stream_out_gets(), udma_asrc_lane_cfg_0_use_stream_out_set(), udma_asrc_lane_cfg_0_wait_lock_in_get(), udma_asrc_lane_cfg_0_wait_lock_in_gets(), udma_asrc_lane_cfg_0_wait_lock_in_set(), udma_asrc_lane_cfg_0_wait_lock_out_get(), udma_asrc_lane_cfg_0_wait_lock_out_gets(), udma_asrc_lane_cfg_0_wait_lock_out_set(), udma_asrc_lane_cfg_get(), and udma_asrc_lane_cfg_set().
#define UDMA_ASRC_LANE_CFG_1_OFFSET |
Referenced by udma_asrc_lane_cfg_1_ch_en_get(), udma_asrc_lane_cfg_1_ch_en_gets(), udma_asrc_lane_cfg_1_ch_en_set(), udma_asrc_lane_cfg_1_clk_en_get(), udma_asrc_lane_cfg_1_clk_en_gets(), udma_asrc_lane_cfg_1_clk_en_set(), udma_asrc_lane_cfg_1_ctrl_mux_get(), udma_asrc_lane_cfg_1_ctrl_mux_gets(), udma_asrc_lane_cfg_1_ctrl_mux_set(), udma_asrc_lane_cfg_1_drop_on_wait_get(), udma_asrc_lane_cfg_1_drop_on_wait_gets(), udma_asrc_lane_cfg_1_drop_on_wait_set(), udma_asrc_lane_cfg_1_get(), udma_asrc_lane_cfg_1_rstn_get(), udma_asrc_lane_cfg_1_rstn_gets(), udma_asrc_lane_cfg_1_rstn_set(), udma_asrc_lane_cfg_1_set(), udma_asrc_lane_cfg_1_use_stream_in_get(), udma_asrc_lane_cfg_1_use_stream_in_gets(), udma_asrc_lane_cfg_1_use_stream_in_set(), udma_asrc_lane_cfg_1_use_stream_out_get(), udma_asrc_lane_cfg_1_use_stream_out_gets(), udma_asrc_lane_cfg_1_use_stream_out_set(), udma_asrc_lane_cfg_1_wait_lock_in_get(), udma_asrc_lane_cfg_1_wait_lock_in_gets(), udma_asrc_lane_cfg_1_wait_lock_in_set(), udma_asrc_lane_cfg_1_wait_lock_out_get(), udma_asrc_lane_cfg_1_wait_lock_out_gets(), and udma_asrc_lane_cfg_1_wait_lock_out_set().
#define UDMA_ASRC_LANE_CFG_2_OFFSET |
Referenced by udma_asrc_lane_cfg_2_ch_en_get(), udma_asrc_lane_cfg_2_ch_en_gets(), udma_asrc_lane_cfg_2_ch_en_set(), udma_asrc_lane_cfg_2_clk_en_get(), udma_asrc_lane_cfg_2_clk_en_gets(), udma_asrc_lane_cfg_2_clk_en_set(), udma_asrc_lane_cfg_2_ctrl_mux_get(), udma_asrc_lane_cfg_2_ctrl_mux_gets(), udma_asrc_lane_cfg_2_ctrl_mux_set(), udma_asrc_lane_cfg_2_drop_on_wait_get(), udma_asrc_lane_cfg_2_drop_on_wait_gets(), udma_asrc_lane_cfg_2_drop_on_wait_set(), udma_asrc_lane_cfg_2_get(), udma_asrc_lane_cfg_2_rstn_get(), udma_asrc_lane_cfg_2_rstn_gets(), udma_asrc_lane_cfg_2_rstn_set(), udma_asrc_lane_cfg_2_set(), udma_asrc_lane_cfg_2_use_stream_in_get(), udma_asrc_lane_cfg_2_use_stream_in_gets(), udma_asrc_lane_cfg_2_use_stream_in_set(), udma_asrc_lane_cfg_2_use_stream_out_get(), udma_asrc_lane_cfg_2_use_stream_out_gets(), udma_asrc_lane_cfg_2_use_stream_out_set(), udma_asrc_lane_cfg_2_wait_lock_in_get(), udma_asrc_lane_cfg_2_wait_lock_in_gets(), udma_asrc_lane_cfg_2_wait_lock_in_set(), udma_asrc_lane_cfg_2_wait_lock_out_get(), udma_asrc_lane_cfg_2_wait_lock_out_gets(), and udma_asrc_lane_cfg_2_wait_lock_out_set().
#define UDMA_ASRC_LANE_CFG_3_OFFSET |
Referenced by udma_asrc_lane_cfg_3_ch_en_get(), udma_asrc_lane_cfg_3_ch_en_gets(), udma_asrc_lane_cfg_3_ch_en_set(), udma_asrc_lane_cfg_3_clk_en_get(), udma_asrc_lane_cfg_3_clk_en_gets(), udma_asrc_lane_cfg_3_clk_en_set(), udma_asrc_lane_cfg_3_ctrl_mux_get(), udma_asrc_lane_cfg_3_ctrl_mux_gets(), udma_asrc_lane_cfg_3_ctrl_mux_set(), udma_asrc_lane_cfg_3_drop_on_wait_get(), udma_asrc_lane_cfg_3_drop_on_wait_gets(), udma_asrc_lane_cfg_3_drop_on_wait_set(), udma_asrc_lane_cfg_3_get(), udma_asrc_lane_cfg_3_rstn_get(), udma_asrc_lane_cfg_3_rstn_gets(), udma_asrc_lane_cfg_3_rstn_set(), udma_asrc_lane_cfg_3_set(), udma_asrc_lane_cfg_3_use_stream_in_get(), udma_asrc_lane_cfg_3_use_stream_in_gets(), udma_asrc_lane_cfg_3_use_stream_in_set(), udma_asrc_lane_cfg_3_use_stream_out_get(), udma_asrc_lane_cfg_3_use_stream_out_gets(), udma_asrc_lane_cfg_3_use_stream_out_set(), udma_asrc_lane_cfg_3_wait_lock_in_get(), udma_asrc_lane_cfg_3_wait_lock_in_gets(), udma_asrc_lane_cfg_3_wait_lock_in_set(), udma_asrc_lane_cfg_3_wait_lock_out_get(), udma_asrc_lane_cfg_3_wait_lock_out_gets(), and udma_asrc_lane_cfg_3_wait_lock_out_set().
#define UDMA_ASRC_LANE_IDIN_0_OFFSET |
Referenced by udma_asrc_lane_idin_0_get(), udma_asrc_lane_idin_0_id_ch0_get(), udma_asrc_lane_idin_0_id_ch0_gets(), udma_asrc_lane_idin_0_id_ch0_set(), udma_asrc_lane_idin_0_id_ch1_get(), udma_asrc_lane_idin_0_id_ch1_gets(), udma_asrc_lane_idin_0_id_ch1_set(), udma_asrc_lane_idin_0_id_ch2_get(), udma_asrc_lane_idin_0_id_ch2_gets(), udma_asrc_lane_idin_0_id_ch2_set(), udma_asrc_lane_idin_0_id_ch3_get(), udma_asrc_lane_idin_0_id_ch3_gets(), udma_asrc_lane_idin_0_id_ch3_set(), and udma_asrc_lane_idin_0_set().
#define UDMA_ASRC_LANE_IDIN_1_OFFSET |
Referenced by udma_asrc_lane_idin_1_get(), udma_asrc_lane_idin_1_id_ch0_get(), udma_asrc_lane_idin_1_id_ch0_gets(), udma_asrc_lane_idin_1_id_ch0_set(), udma_asrc_lane_idin_1_id_ch1_get(), udma_asrc_lane_idin_1_id_ch1_gets(), udma_asrc_lane_idin_1_id_ch1_set(), udma_asrc_lane_idin_1_id_ch2_get(), udma_asrc_lane_idin_1_id_ch2_gets(), udma_asrc_lane_idin_1_id_ch2_set(), udma_asrc_lane_idin_1_id_ch3_get(), udma_asrc_lane_idin_1_id_ch3_gets(), udma_asrc_lane_idin_1_id_ch3_set(), and udma_asrc_lane_idin_1_set().
#define UDMA_ASRC_LANE_IDIN_2_OFFSET |
Referenced by udma_asrc_lane_idin_2_get(), udma_asrc_lane_idin_2_id_ch0_get(), udma_asrc_lane_idin_2_id_ch0_gets(), udma_asrc_lane_idin_2_id_ch0_set(), udma_asrc_lane_idin_2_id_ch1_get(), udma_asrc_lane_idin_2_id_ch1_gets(), udma_asrc_lane_idin_2_id_ch1_set(), udma_asrc_lane_idin_2_id_ch2_get(), udma_asrc_lane_idin_2_id_ch2_gets(), udma_asrc_lane_idin_2_id_ch2_set(), udma_asrc_lane_idin_2_id_ch3_get(), udma_asrc_lane_idin_2_id_ch3_gets(), udma_asrc_lane_idin_2_id_ch3_set(), and udma_asrc_lane_idin_2_set().
#define UDMA_ASRC_LANE_IDIN_3_OFFSET |
Referenced by udma_asrc_lane_idin_3_get(), udma_asrc_lane_idin_3_id_ch0_get(), udma_asrc_lane_idin_3_id_ch0_gets(), udma_asrc_lane_idin_3_id_ch0_set(), udma_asrc_lane_idin_3_id_ch1_get(), udma_asrc_lane_idin_3_id_ch1_gets(), udma_asrc_lane_idin_3_id_ch1_set(), udma_asrc_lane_idin_3_id_ch2_get(), udma_asrc_lane_idin_3_id_ch2_gets(), udma_asrc_lane_idin_3_id_ch2_set(), udma_asrc_lane_idin_3_id_ch3_get(), udma_asrc_lane_idin_3_id_ch3_gets(), udma_asrc_lane_idin_3_id_ch3_set(), and udma_asrc_lane_idin_3_set().
#define UDMA_ASRC_LANE_IDOUT_0_OFFSET |
Referenced by udma_asrc_lane_idout_0_get(), udma_asrc_lane_idout_0_id_ch0_get(), udma_asrc_lane_idout_0_id_ch0_gets(), udma_asrc_lane_idout_0_id_ch0_set(), udma_asrc_lane_idout_0_id_ch1_get(), udma_asrc_lane_idout_0_id_ch1_gets(), udma_asrc_lane_idout_0_id_ch1_set(), udma_asrc_lane_idout_0_id_ch2_get(), udma_asrc_lane_idout_0_id_ch2_gets(), udma_asrc_lane_idout_0_id_ch2_set(), udma_asrc_lane_idout_0_id_ch3_get(), udma_asrc_lane_idout_0_id_ch3_gets(), udma_asrc_lane_idout_0_id_ch3_set(), and udma_asrc_lane_idout_0_set().
#define UDMA_ASRC_LANE_IDOUT_1_OFFSET |
Referenced by udma_asrc_lane_idout_1_get(), udma_asrc_lane_idout_1_id_ch0_get(), udma_asrc_lane_idout_1_id_ch0_gets(), udma_asrc_lane_idout_1_id_ch0_set(), udma_asrc_lane_idout_1_id_ch1_get(), udma_asrc_lane_idout_1_id_ch1_gets(), udma_asrc_lane_idout_1_id_ch1_set(), udma_asrc_lane_idout_1_id_ch2_get(), udma_asrc_lane_idout_1_id_ch2_gets(), udma_asrc_lane_idout_1_id_ch2_set(), udma_asrc_lane_idout_1_id_ch3_get(), udma_asrc_lane_idout_1_id_ch3_gets(), udma_asrc_lane_idout_1_id_ch3_set(), and udma_asrc_lane_idout_1_set().
#define UDMA_ASRC_LANE_IDOUT_2_OFFSET |
Referenced by udma_asrc_lane_idout_2_get(), udma_asrc_lane_idout_2_id_ch0_get(), udma_asrc_lane_idout_2_id_ch0_gets(), udma_asrc_lane_idout_2_id_ch0_set(), udma_asrc_lane_idout_2_id_ch1_get(), udma_asrc_lane_idout_2_id_ch1_gets(), udma_asrc_lane_idout_2_id_ch1_set(), udma_asrc_lane_idout_2_id_ch2_get(), udma_asrc_lane_idout_2_id_ch2_gets(), udma_asrc_lane_idout_2_id_ch2_set(), udma_asrc_lane_idout_2_id_ch3_get(), udma_asrc_lane_idout_2_id_ch3_gets(), udma_asrc_lane_idout_2_id_ch3_set(), and udma_asrc_lane_idout_2_set().
#define UDMA_ASRC_LANE_IDOUT_3_OFFSET |
Referenced by udma_asrc_lane_idout_3_get(), udma_asrc_lane_idout_3_id_ch0_get(), udma_asrc_lane_idout_3_id_ch0_gets(), udma_asrc_lane_idout_3_id_ch0_set(), udma_asrc_lane_idout_3_id_ch1_get(), udma_asrc_lane_idout_3_id_ch1_gets(), udma_asrc_lane_idout_3_id_ch1_set(), udma_asrc_lane_idout_3_id_ch2_get(), udma_asrc_lane_idout_3_id_ch2_gets(), udma_asrc_lane_idout_3_id_ch2_set(), udma_asrc_lane_idout_3_id_ch3_get(), udma_asrc_lane_idout_3_id_ch3_gets(), udma_asrc_lane_idout_3_id_ch3_set(), and udma_asrc_lane_idout_3_set().
#define UDMA_ASRC_MEM2MEM_CFG_OFFSET |
Referenced by udma_asrc_mem2mem_cfg_ch_en_get(), udma_asrc_mem2mem_cfg_ch_en_gets(), udma_asrc_mem2mem_cfg_ch_en_set(), udma_asrc_mem2mem_cfg_clk_en_get(), udma_asrc_mem2mem_cfg_clk_en_gets(), udma_asrc_mem2mem_cfg_clk_en_set(), udma_asrc_mem2mem_cfg_ctx_id_get(), udma_asrc_mem2mem_cfg_ctx_id_gets(), udma_asrc_mem2mem_cfg_ctx_id_set(), udma_asrc_mem2mem_cfg_fs_in_get(), udma_asrc_mem2mem_cfg_fs_in_gets(), udma_asrc_mem2mem_cfg_fs_in_set(), udma_asrc_mem2mem_cfg_fs_out_get(), udma_asrc_mem2mem_cfg_fs_out_gets(), udma_asrc_mem2mem_cfg_fs_out_set(), udma_asrc_mem2mem_cfg_get(), udma_asrc_mem2mem_cfg_restore_get(), udma_asrc_mem2mem_cfg_restore_gets(), udma_asrc_mem2mem_cfg_restore_set(), udma_asrc_mem2mem_cfg_rstn_get(), udma_asrc_mem2mem_cfg_rstn_gets(), udma_asrc_mem2mem_cfg_rstn_set(), udma_asrc_mem2mem_cfg_set(), udma_asrc_mem2mem_cfg_store_get(), udma_asrc_mem2mem_cfg_store_gets(), and udma_asrc_mem2mem_cfg_store_set().
#define UDMA_ASRC_MEM2MEM_ID_OFFSET |
Referenced by udma_asrc_mem2mem_id_get(), udma_asrc_mem2mem_id_m2m_in_ch0_get(), udma_asrc_mem2mem_id_m2m_in_ch0_gets(), udma_asrc_mem2mem_id_m2m_in_ch0_set(), udma_asrc_mem2mem_id_m2m_in_ch1_get(), udma_asrc_mem2mem_id_m2m_in_ch1_gets(), udma_asrc_mem2mem_id_m2m_in_ch1_set(), udma_asrc_mem2mem_id_m2m_out_ch0_get(), udma_asrc_mem2mem_id_m2m_out_ch0_gets(), udma_asrc_mem2mem_id_m2m_out_ch0_set(), udma_asrc_mem2mem_id_m2m_out_ch1_get(), udma_asrc_mem2mem_id_m2m_out_ch1_gets(), udma_asrc_mem2mem_id_m2m_out_ch1_set(), and udma_asrc_mem2mem_id_set().
#define UDMA_ASRC_MEM2MEM_RATIO_OFFSET |
Referenced by udma_asrc_mem2mem_ratio_get(), udma_asrc_mem2mem_ratio_m2m_ratio_en_get(), udma_asrc_mem2mem_ratio_m2m_ratio_en_gets(), udma_asrc_mem2mem_ratio_m2m_ratio_en_set(), udma_asrc_mem2mem_ratio_m2m_ratio_get(), udma_asrc_mem2mem_ratio_m2m_ratio_gets(), udma_asrc_mem2mem_ratio_m2m_ratio_set(), and udma_asrc_mem2mem_ratio_set().
#define UDMA_ASRC_STATUS_OFFSET |